## USCO INGENERIA ELECTRONICA

## ELECTRONICA DIGITAL 01 SEGUNDO PARCIAL 03-02-2022

NOTAS: 1) Obligatorio presentar el parcial con lapicero y en la hoja entregada.

- 2) No se permite el uso de calculadora programable ni teléfono celular.
- 3) La duración del parcial es 1 hora y 45 minutos.
- 1. Diseñar las salidas O2 y GS activas en bajo de un codificador de octal a binario con entradas activas en alto designadas con la variable I y el respectivo subíndice, la entrada y salida de habilitación son activas en alto.
- 2. Usar un solo decodificador 74138 y una compuerta adicional por cada función lógica para implementar las siguientes funciones lógicas con P como LSB:
- a) X = PR' + P'QR + Q'R
- b) Y = (P+Q)(P'+Q+R)(P'+R')

Las compuertas adicionales deben tener el menor número de entradas.

Usar el símbolo lógico del decodificador y las compuertas adicionales conectadas a las salidas correspondientes del decodificador para presentar el circuito, mostrando la correspondencia entre las variables de las funciones lógicas y las variables del decodificador y las conexiones en las entradas de habilitación para que el circuito funcione.

- 3. Diseñar las salidas d y f activas en bajo de un decodificador manejador de display con entrada de comprobación activa en alto. Para las combinaciones binarias del 10 al 14 el display debe mostrar: -,E,H,L y P y para la combinación binaria 15 el display debe estar apagado.
- 4. Usar el MUX 74151 para generar la función lógica Q=A'BCD'+A'B'D+AB'CD+ABCD'+ABC'D con A como MSB.

Hacer las conexiones en el símbolo lógico del MUX mostrando la correspondencia entre las variables de la función lógica y las variables del MUX, también escribir la salida del MUX que entrega la función lógica.









$$I_5 = A$$
 $I_1 = A$ 
 $I_3 = I_6 = 1$ 
 $I_0 = I_2 = I_4 = I_7 = 0$ 

